行业资讯
Farrow结构的抽取滤波器是抽取滤波器的一种实陆拍现结构,其实现起来消耗资源少,因而获得了广泛的应用。一般给予多项式的抽取插值掘悔函数都可以通过farrow结判悉正构来实现。Lagrange插值多项式是不错的选择。
顾名思义,加该滤波器就是使输握蠢入信号成为带限信号,比如说滤波后将频率限定在fh一下,这样才能找到一个采样频率fs,使其满足fs=2fh,保证采样后信号频谱唤皮兄不产和袭生混叠。
刚隐弊近做项目 几种 滤波器Matlab专门设清指计滤波器工具叫fdatool 命令栏输答携配入 fdatool 打设计界面点击左角第按钮进入CIC滤波器设计界面填入参数指标滤波器 图" class="ikqb_img_alink"
音视频同步原理[ffmpeg]
ffmpeg对视频文件进行解码的大致流程:
1. 注册所有容器格式和桐世CODEC: av_register_all()
2. 打开文件: av_open_input_file()
3. 从文件中提取流信息: av_find_stream_info()
4. 穷举所有的流,查找其中种类为CODEC_TYPE_VIDEO
5. 查找对应的胡陆解码器: avcodec_find_decoder()
6. 打开编解码器: avcodec_open()
7. 为解码帧分配内存: avcodec_alloc_frame()
8. 不停地从码流中提取中帧数据: av_read_frame()
9. 判断帧的类型,对裤轮顷于视频帧调用: avcodec_decode_video()
10. 解码完后,释放解码器: avcodec_close()
11. 关闭输入文件:av_close_input_file()
CIC (Cascaded Integrated Comb filters )指级联积分梳状滤波器。分为两种分别是内插和抽取;本文介绍抽取的实现。抽取就是间隔一定数量丢弃采样点的过程,但是对于带宽较宽的信号,直接丢弃采样点会造成混叠。为贺粗了抑制混叠,在抽取前面需要加入低通滤波器,滤波输出信号截止频率应该小于 , 是原始采样率, 是抽取倍率。CIC滤波器可以同时实现滤波和抽取,而且结构盯拍哗简单。原始CIC的抽取放在最后一步,其实可以简化。
经过简化后结构如下:
是differential delay,可以是任何正整数,但一般取1或2。 是抽取倍率。定义级联数为 ,代表comb级联数或积分级联数,它们是对称的,图1中 。系统函数下图:其中
其中 时:
是归一数字频率, , 是真实频率, 是采样率。取模后画图:
横轴0.5就是一半采样率点。上图中我们希望 ,但是不够平坦,下降严重,所以一般会在CIC之后串入一个FIR补偿滤波器,让通带更加平坦,在上图中,最后FIR输出的截止频率一般设为0.04到0.08之间。
FPGA实现:
CIC滤波器由 延时器、加法器、减法器、抽取器构成,内部运算位宽: ,其中 是输入位宽。已知 就可以确定一个CIC抽样滤波器。
时结构图:
图中使用统一采样时钟,comb项用一个经过分频后的使能信号控制 触发器达到分频效果凯行。
verilog无法高亮,CIC的verilog描述详见 github
以上
仅参考备忘用途
一点销电子网
Yidianxiao Electronic Website Platform